# Izučavanje Avalon MM interfejsa

#### **Uvod**

Avalon interfejsi pojednostavljuju dizajn sistema omogućavajući lakše povezivanje komponenata u Intel FPGA sistemu. Porodica interfejsa Avalon definiše interfejse koji su prikladni za strimovanje podataka velike brzine, čitanje i pisanje registara i memorije i kontrolu uređaja izvan čipa.

Pored navedenog, možemo da ugradimo Avalon interfejse u prilagođene komponente, poboljšavajući interoperabilnost dizajna.

U kontekstu našeg projektnog zadatka, od najvećeg značaja nam je Avalon MM interfejs (memorjski mapiran interfejs) koji služi za čitanje/pisanje i zasnovan je na adresi tipičnoj za Host-Agent veze.

Neke od najznačajnih komponenata koje uključuju interfejse mapirane u memoriji su:

- Mikroprocesori
- Memorije
- UART
- DMA
- Tajmeri

Avalon MM interfejsi se kreću od jednostavnijih do složenijih.



Slika 1.0 Primjer Agent komponente

16-bitna I/0 periferij opšte namjene prikazana na prethodnoj slici odgovaraju samo na zahtjeve za pisanje.

### Uloge signala u Avalon MM interfejsu

Uloga signala jeste da se definišu tipovi signala koje Avalon memorijski mapirani portovi hosta i agenta dozvoljavaju.

Minimalni zahtjev, koji mora biti ispunjen za Avalon memorijski mapirani interfejs, su **readdata** za read-only interfejs ili **writedata** za write-only interfejs

Navešćemo neke od najznačajnih signala potrebnih za izradu našeg projektnog zadatka:

| Signal role                    | Width              | Direction   | Description                                                                                                                                     |
|--------------------------------|--------------------|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| address                        | 1-64               | Host->Agent | Predstavlja bajt<br>adresu, sa strane<br>hosta                                                                                                  |
| byteenable<br>byteenable_n     | 2,4,8,16,32,64,128 | Host->Agent | Omogućava 1 ili više traka tokom prenosa na interfejsima širine veće od 8 bita.                                                                 |
| read<br>read_n                 | 1                  | Host->Agent | Zahtjev za čitanje.                                                                                                                             |
| readdata                       | 8,16,32,64,128,256 | Host->Agent | Služi za čitanje podataka.                                                                                                                      |
| write<br>write_n               | 1                  | Host->Agent | Zahtjev za upisivanje podataka.                                                                                                                 |
| writedata                      | 8,16,32,64,128,256 | Host->Agent | Služi za upisivanje podataka.                                                                                                                   |
| waitrequest<br>waitrerequest_n | 1                  | Agent->Host | Agent potvrđuje zahtjev za čekanjem kada ne može odgovoriti na zahtjev za čitanje ili pisanje. Host čeka dok ne bude omogućen nastavak prenosa. |

Neki Avalon MM signali mogu biti aktivni na visok ili nizak logički nivo. Kada je signal aktivan na nizak logički nivo, naziv signala se završava sa n.

Avalon MM interfejs je sinhroni. Svaki Avalon MM interfejs je sinhronizovan sa povezanim interfejsom clk. Signali mogu biti kombinovani ako se pokreću sa izlaza registra koji su sinhroni sa signalom takta.

### Prenos podataka preko Avalon MM interfejsa

Transfer podataka ili prenos se odvija između Avalon MM interfejsa i interkonekcije. I Host i Agent su dio prenosa podataka. Avalon MM Host pokreće prenos, a Avalon MM Agent odgovara.

Tipično, Avalon MM podržava read and write transfer sa agent-conrolled waitrequest signalom. Agent može zaustaviti međusobno povezivanje, zahtjevan broj ciklusa, postavljajući waitrequest signal.

Agent tipično prima adress, byteenable, read ili write i writedata, nakon rastuće ivice signala.



Slika 1.1 Read and write transfer sa waitrequest-om

Kada Agent potvrdi waitrequest, prenos se odgađa. U toku potvrde waitrequest signala, address i drugi kontrolni signali se ne mijenjaju. Ne postoji ograničenje koliko dugo Agent može da pauzira prenos podataka, stoga je neophodno osigurati da Agent ne potvrđuje waitrequest na neodređeno vrijeme.

Specifikacije Avalon interfejsa garantuju da komande istom Agentu stižu do tog Agenta po redoslijedu izdavanja komande. Odgovori se vraćaju u redoslijedu izdavanja naredbne, bez obzira da li su naredbe čitanja ili pisanja za iste ili različite Agente.



Slika 1.2 Read and write responses dijagram

Na prethodnoj slici prikazan je vremenski dijagram odgovora za Avalon MM interfejs.Budući da interfejs za čitanje i pisanje dijeli signal odgovora, Avalon interfejs ne može da prihvati read odgovor i write odgovor u istom vremenskom ciklusu.

Da bismo riješili ovaj problem potrebno je da prvo pročitamo jedan odgovor, pošaljemo jedan odgovor za svaki pročitani podatak, a zatim napišemo odgovor i posaljemo odgovor za svaku naredbu za pisanjem. Agent šalje odgovor nakon primanja poslednje naredbe za pisanjem.

## **Avalon MM Agent adresiranje**

Dinamičko određivanje veličine magistrale upravlja podacima tokom prenosa Host-Agent. Ako je šririna podataka Hosta veća od podataka Agenta, riječi u adresnom prostoru Hosta se mapiraju na više lokacija u adresnom prostoru Agenta.

Agenti moraju imati podatake od 8, 16, 32. 64, 128, 256, 512 ili 1024 bita.

U narednoj tabeli prikazano je poravnjanje za podatke Agenta, različitih širina, unutar 32-bitnog Hosta.

U ovoj tabeli, OFFSET se odnosi na pomak veličine riječi Agenta u njegovom adesnom prostoru.

|                             | Access | 32-Bit Host Data                              |                                             |                                               |
|-----------------------------|--------|-----------------------------------------------|---------------------------------------------|-----------------------------------------------|
| Host Byte<br>Address<br>(1) |        | When Accessing<br>an 8-Bit Agent<br>Interface | When Accessing a 16-<br>Bit Agent Interface | When Accessing<br>a 64-Bit Agent<br>Interface |
| 0x00                        | 1      | OFFSET[0] 70                                  | OFFSET[0] <sub>150</sub> (2)                | OFFSET[0] 310                                 |
|                             | 2      | OFFSET[1] 70                                  | OFFSET[1] <sub>150</sub>                    | _                                             |
|                             | 3      | OFFSET[2] 70                                  | _                                           | _                                             |
|                             | 4      | OFFSET[3] 70                                  | _                                           | _                                             |
| 0x04                        | 1      | OFFSET[4] 70                                  | OFFSET[2] <sub>150</sub>                    | OFFSET[0] 6332                                |
|                             | 2      | OFFSET[5] 70                                  | OFFSET[3] 150                               | _                                             |
|                             | 3      | OFFSET[6] 70                                  | _                                           | _                                             |
|                             | 4      | OFFSET[7] 70                                  | _                                           | _                                             |
| 0×08                        | 1      | OFFSET[8] 70                                  | OFFSET[4] <sub>150</sub>                    | OFFSET[1] 310                                 |
|                             | 2      | OFFSET[9] 70                                  | OFFSET[5] 150                               | _                                             |
|                             | 3      | OFFSET[10] 70                                 | _                                           | _                                             |
|                             | 4      | OFFSET[11] 70                                 | _                                           | _                                             |
| 0x0C                        | 1      | OFFSET[12] 70                                 | OFFSET[6] <sub>150</sub>                    | OFFSET[1] 6332                                |
|                             | 2      | OFFSET[13] 70                                 | OFFSET[7] <sub>150</sub>                    | _                                             |
|                             | 3      | OFFSET[14] 70                                 | _                                           | _                                             |
|                             | 4      | OFFSET[15] 70                                 | _                                           | _                                             |
| And so on                   |        | And so on                                     | And so on                                   | And so on                                     |